该芯片搭载赛昉自主研发的高性能 RISC-V 核及一致性片上网络(NoC),兼容 DDR4/5,集成 PFR 功能,并支持国密 SM2/3/4 算法。 作为一款全面支持双节点服务器设计的 BMC 芯片,JH-B100 集成了双路PCIe 4.0 EP、eSPI(Slave)以及 PECI 等关键接口。此外,该芯片内置的两路 LTPI 控制器,能够极大扩展 I/O 接口数量并简化设计,从而降低系统成本。
已点赞
点赞
已收藏
收藏
该芯片搭载赛昉自主研发的高性能 RISC-V 核及一致性片上网络(NoC),兼容 DDR4/5,集成 PFR 功能,并支持国密 SM2/3/4 算法。 作为一款全面支持双节点服务器设计的 BMC 芯片,JH-B100 集成了双路PCIe 4.0 EP、eSPI(Slave)以及 PECI 等关键接口。此外,该芯片内置的两路 LTPI 控制器,能够极大扩展 I/O 接口数量并简化设计,从而降低系统成本。